Toshiba govori o flash memoriji sa 5 bita po ćeliji (PLC)



Toshiba at the Flash Memory Summit announced they've managed to develop a 5-Bit-per-Cell memory solution Based on its BiCS 4 flash memory technologies, the feat was achieved using a modified module of Quad-Level Cell (QLC) memory. This shows the technology is not only feasible, but has room for improvement, since an adapted QLC technology will always be inferior to a natively-developed, Penta-Level Cell (PLC) solution.

Da bi se postigla ta mogućnost pohranjivanja dodatnog bita informacija po ćeliji (u usporedbi s QLC-om) potrebna je nova razina pročišćenja napona: stanica mora biti u mogućnosti promijeniti svoje stanje prema jednom od 32 napona, što zauzvrat , kontroler flash memorije mora ispravno pročitati. To smanjuje performanse i izdržljivost stanice (kao i svako povećanje broja bitova po ćeliji), a za ublažavanje i kompenzaciju smanjenih performansi bit će potrebno mnoštvo rješenja. Međutim, gustoća je postala sve veća briga proizvođača, stoga kontinuirani razvoj dubljih, promjenjivih stanja napona koji omogućuju pohranjivanje još više informacija u isto područje silicijuma. Veća gustoća znači jeftinija rješenja, ali na takav način povećana gustoća znala je kompromise o kojima se mnogo pričalo od prelaska sa jednoslojne ćelije (SLC) do (danas sveprisutnog) QLC-a.
Source: Tom's Hardware